예비9.op-amp~ basic.hwp 파일정보
예비9.op-amp basic.hwp
창원대_전기전자회로~-Amp Basic 자료설명
창원대 전기전자회로응용실험 리포트
pspice simulator로 회로결선 + 결과파형
실험 중 일부만이 기재되어있음을 밝힙니다.
pspice simulator로 회로결선 + 결과파형
실험 중 일부만이 기재되어있음을 밝힙니다.
창원대_전기전자회로~-Amp Basic 자료의 목차
본문내용 (예비9.op-amp~ basic.hwp)
1. 그림 9.6의 반전증폭기 실험회로를 결선하여라. 입력전압 vi와 출력전압 vo의 파형을 그려라.(2주기)
op-amp의 -단자에 vi이 인가되므로 반전증폭기임을 알 수 있다. …
op-amp의 -단자에 vi이 인가되므로 반전증폭기임을 알 수 있다. …
2.그림 9.6의 반전 증폭기 실험회로에서 V+ 전압을 0V로 서서히 줄이면서 출력전압의 변화를 관찰하여라. 다시 V+ 전압을 12V로 복귀하고 이번에는 V- 전압을 0으로 줄여보아라. 실험으로부터 V+와 V-전압의 역할을 설명하여라.
1. V+ 전압을 0V로 서서히 줄이면서 출력전압의 변화관찰
+부분의 OFFSET을 낮추는 것을 의미한다.
12V~6V 까지는 OFFSET의 변화가 없다.
(결 과 파 형)
V+ 〓 3V 일 때 Vo의 파형의 윗부분이 3V 부근에서 잘림.
(결 과 파 형)
V+ 〓 0V 일 때 출력파형의 윗부분이 0V 부근에서 잘림
(결 과 파 형)
이러한 그래프를 통해 V+는 파형의 +부분의 OFFSET을 조
💾 다운받기 (클릭)
⭐ ⭐ ⭐